Zur Seitennavigation oder mit Tastenkombination für den accesskey-Taste und Taste 1 
Zum Seiteninhalt oder mit Tastenkombination für den accesskey und Taste 2 

Foto: Matthias Friel

System on Chip Architekturen - Einzelansicht

Veranstaltungsart Vorlesung/Übung Veranstaltungsnummer
SWS Semester SoSe 2024
Einrichtung Institut für Informatik und Computational Science   Sprache deutsch
Belegungsfrist 02.04.2024 - 10.05.2024    aktuell
Gruppe 1:
     jetzt belegen / abmelden
    Tag Zeit Rhythmus Dauer Raum Lehrperson Ausfall-/Ausweichtermine Max. Teilnehmer/-innen
Einzeltermine anzeigen
Übung Mi 12:00 bis 14:00 wöchentlich 10.04.2024 bis 17.07.2024  N.N. Kreowsky  
  Bemerkung: Raum 2.70.0.022
Einzeltermine anzeigen
Vorlesung Mi 14:00 bis 16:00 wöchentlich 10.04.2024 bis 17.07.2024  2.70.0.09 Prof. Dr.-Ing. Stabernack  
Kommentar

Vorlesung 1. Termin am 10.4.2024

Die Vorlesung vermittelt den Studierenden einen Überblick über den Aufbau, die Architekturen und die Implementierung von sog. System on Chip (SoC) Designs.

Dabei werden die einzelnen Bestandteile - wie z.B. Prozessoren, Speicherkomponenten, Co-Prozessoren und Bussysteme - im Detail dargestellt.

Diese Darstellung wird ergänzt um die Erläuterung von Schnittstellen mit denen SoCs in ein sog. eingebettetes System typischerweise eingebunden sind. Bespiele hierfür sind USB, Ethernet I2C, SPI, etc.

Es werden Design Methodiken dargestellt, wie auch die funktionalen und nicht-funktionalen Parameter erläutert anhand derer entsprechende Architekturen applikationsspezifisch ausgelegt werden.

Im Rahmen des letzten Teils der VL sollen Fallbeispiele dargestellt und diskutiert werden.

Projektlabor 1. Termin am 17.4.2024 !!

Begleitet wird die Veranstaltung von einem Projektlabor.

Hier können die Studierenden erlernen, entsprechende Design Methodiken praktisch anzuwenden.

Dies erfolgt auf der Basis der Hardwarebeschreibungssprache VHDL inkl. entsprechender Designtools, die im Projektlabor eingesetzt werden, um entsprechende Hardwarestrukturen auf einem FPGA umzusetzen und sofort testen zu können.

Hierfür steht eine entsprechend komfortable Hardware (FPGA Evaluation Board mit Kamera IO) den Teilnehmenden zur Verfügung.

Durch die vermittelten Grundlagen werden die Teilnehmenden in die Lage versetzt, im Laufe des Semesters ein eigenes, frei definiertes Projektziel umzusetzen.

Beispiele hierfür sind Anwendungen der Video- oder Audiosignalverarbeitung, einfache Videospiele, Komponenten des maschinellen Lernens (Umsetzungen neuronaler Netze) und ähnl. Projekte.

Die Lehrveranstaltung richtet sich an Studierende, die einen tiefen Einblick in den Hardwaredesignprozess sog. System on Chip Architekturen erlangen wollen und konzentriert sich daher ausschließlich auf Hardware-orientierte Themen.

 

Achtung, die erste Veranstaltung des Projektlabors findet am 17.4.2024 statt, startet also eine Woche später !

 

Literatur
  • The Designer's Guide to VHDL (Volume 3) (Systems on Silicon, Volume 3) - Peter J. Ashenden
Voraussetzungen

Die Veranstaltungen des Studiums zu Grundlagen der Informatik sollten erfolgreich belegt worden sein.

Leistungsnachweis

Der Leistungsnachweis setzt sich aus einem Beitrag zur Abschlusspräsentation des Gruppenergebnis und einer individuellen Ausarbeitung der im Rahmen des Projektes erbrachten Einzelleistung zusammen, die zu einer Gesamtnote verrechnet werden.

Lerninhalte

Im Rahmen der Vorlesung sollen folgende Fragenstellungen beantwortet werden:

  • Was ist ein System on Chip ?
  • Aus welchen Einzelkomponenten bestehen SoCs ?
  • Wie funktioniert Computerarithmetik auf einem Chip ?
  • Wie funktionieren Speicherkomponenten ?
  • Welche Verbindungsstrukturen gibt es in einem SoC, um Komponenten miteinander kommunizieren zu lassen?
  • Wie entwirft man SoCs ?

Das Projektlabor / Übung widmet sich folgenden Fragestellungen:

  • Was ist ein FPGA
  • Wie entwirft man Hardwarekomponenten unter Einsatz der Hardwarebeschriebungssprache VHDL
  • Wie simuliert man ein HW Design
  • Wie testet und validiert man ein Design auf einem FPGA

 

 

Zielgruppe

Studierende, die einen Einblick in den Entwurfsprozess von Hardwarekomponenten anhand praktischer Aufgaben erhalten wollen.


Strukturbaum
Die Veranstaltung wurde 4 mal im Vorlesungsverzeichnis SoSe 2024 gefunden:
Vorlesungsverzeichnis
Wirtschafts- und Sozialwissenschaftliche Fakultät
Wirtschaftswissenschaften
Bachelor of Science
Wirtschaftsinformatik (Prüfungsversion ab WiSe 2015/16)
Informatik
BVMINF100 - Vertiefung Informatik I  - - - 1 offens Buch
Mathematisch-Naturwissenschaftliche Fakultät
Institut für Informatik und Computational Science
Master of Science
Computational Science (Prüfungsversion ab WiSe 2019/20)
III. Vertiefungsmodule Informatik
INF-8050 - Technische Informatik  - - - 2 offens Buch
Bachelor of Science
Computational Science (Prüfungsversion ab WiSe 2013/14)
II. Aufbaumodule Informatik
Technische Informatik  - - - 3 offens Buch
Computational Science (Prüfungsversion ab WiSe 2019/20)
II. Aufbaumodule Informatik
INF-2050 - Technische Informatik  - - - 4 offens Buch