Zur Seitennavigation oder mit Tastenkombination für den accesskey-Taste und Taste 1 
Zum Seiteninhalt oder mit Tastenkombination für den accesskey und Taste 2 

Foto: Matthias Friel

Chipentwurf - Einzelansicht

Veranstaltungsart Vorlesung/Übung Veranstaltungsnummer 551921
SWS Semester WiSe 2020/21
Einrichtung Institut für Informatik und Computational Science   Sprache deutsch
Belegungsfrist 19.10.2020 - 30.11.2020

Belegung über PULS
Gruppe 1:
     jetzt belegen / abmelden
    Tag Zeit Rhythmus Dauer Raum Lehrperson Ausfall-/Ausweichtermine Max. Teilnehmer/-innen
Einzeltermine anzeigen
Übung Di 12:00 bis 14:00 wöchentlich 03.11.2020 bis 09.02.2021  Online.Veranstaltung Prof. Dr. Krstic 22.12.2020: Akademische Weihnachtsferien
29.12.2020: Akademische Weihnachtsferien
  Bemerkung: Übung durch Anselm Breitenreiter
Vorlesung -  bis  wöchentlich am   Prof. Dr. Krstic  
Kommentar

 

Wie geplant am Dienstag, den 3. November von 12:00 bis 14:00 Uhr werden wir die ersten synchronen Online-Übungen haben. Die Übungen werden von Anselm Breitenreiter und Oliver Schrape (in cc) zur Verfügung gestellt. Unten finden Sie die Details der Zoom-Sitzung.

 

Die Vorlesungen werden im Allgemeinen im asynchronen Modus über Moodle gehalten.

Die Einführungsvorlesung wird über Zoom außergewöhnlich synchron sein, so dass wir uns kennenlernen. Die Einführungsvorlesung findet am Donnerstag, den 5. November von 17:00 bis 18:30 Uhr statt. Unten haben Sie auch den entsprechenden Zoom-Link.

 

Der Kurs soll in deutscher Sprache mit Folien in englischer Sprache abgehalten werden. Wenn es jedoch Studenten gibt, die die Vorlesungen nicht in deutscher Sprache verfolgen können, werden wir die Alternativen in der Einführungsvorlesung diskutieren.

 

Im Allgemeinen werden die Kommunikation und das Hochladen von Vorlesungen und Übungen in Moodle durchgeführt. Bitte benutzen Sie den folgenden Link, um sich anzumelden:

https://moodle2.uni-potsdam.de/course/view.php?id=26760

 

Wenn Sie Fragen haben, zögern Sie nicht, uns über Puls, Moodle oder E-Mail zu kontaktieren.

 

Mit freundlichen Grüßen,

Milos Krstic, Anselm Breitenreiter, Oliver Schrape

 

 

 

 

 

Anselm Breitenreiter is inviting you to a scheduled Zoom meeting.

Topic: Chip Design 1st Lab Meeting

Time: Nov 3, 2020 12:00 PM Paris

Join Zoom Meeting

https://uni-potsdam.zoom.us/j/63541183865

Meeting ID: 635 4118 3865

Passcode: 45160752

One tap mobile

+496950502596,,63541183865#,,,,,,0#,,45160752# Germany

+496971049922,,63541183865#,,,,,,0#,,45160752# Germany

 

Dial by your location

+49 695 050 2596 Germany

+49 69 7104 9922 Germany

+49 30 5679 5800 Germany

Meeting ID: 635 4118 3865

Passcode: 45160752

Find your local number: https://uni-potsdam.zoom.us/u/cpueCzy55

Join by SIP

63541183865@zoomcrc.com

 

 

Anselm Breitenreiter is inviting you to a scheduled Zoom meeting.

Topic: Chip Design Intro Lecture

Time: Nov 5, 2020 05:00 PM Paris

 

Join Zoom Meeting

https://uni-potsdam.zoom.us/j/69163351162

Meeting ID: 691 6335 1162

Passcode: 69331085

One tap mobile

+496971049922,,69163351162#,,,,,,0#,,69331085# Germany

+493056795800,,69163351162#,,,,,,0#,,69331085# Germany

 

Dial by your location

+49 69 7104 9922 Germany

+49 30 5679 5800 Germany

+49 695 050 2596 Germany

Meeting ID: 691 6335 1162

Passcode: 69331085

Find your local number: https://uni-potsdam.zoom.us/u/ccpHoBwbb

Join by SIP

69163351162@zoomcrc.com

 

Join by H.323

Meeting ID: 691 6335 1162

Passcode: 69331085

Voraussetzungen

Grundlagen der Informationsverarbeitung

Leistungsnachweis

Die Leistungsbewertung erfolgt basierend auf Projektergebnissen und mündlichen Prüfung

Lerninhalte

Beim Design eingebetteter Systeme ist das Zusammenspiel von Software- und Hardwarekomponenten sehr wichtig. Die Grundlage beim Hardwareentwurf ist das Verständnis von diversen Schaltungskonzepten und Designmethodiken. In diesem Zusammenhang soll die Lehrveranstaltung das Konzept von synchronen und asynchronen Designs vorstellen. Aufbauend darauf soll der Entwicklungsprozess von Hardware-Systemen anhand von ASIC- und FPGA-Implementierungen exemplarisch nachvollzogen werden. Ziel dieses Kurses ist das Verständnis der Studenten in Bezug auf Hardwaredesign zu erweitern.

Hier ist die detaillierte Liste der Themen:

-          Einführung, VLSI Design

-          Hardwareentwurfprinzipien

-          Advanced VHDL für Logiksynthese

-          Asynchrone Designmethoden

-          ASIC Designflow (Logiksynthese, Layout, Verification)

-          FPGA Design

-          Chip Fertigungsprozess und Chiptest

Diese Veranstaltung beinhaltet Beispiele aus der Praxis und erfordert eine aktive Arbeit der Studenten. Durch diesen Kurs werden die Studierenden in der Lage sein, den Chip zu entwerfen, der tatsächlich im IHP produziert wird. Sie würden auch einen Überblick über die Chip-Produktion bekommen. Schließlich können die Studierenden den tatsächlich produzierten Chip testen.


Strukturbaum
Keine Einordnung ins Vorlesungsverzeichnis vorhanden. Veranstaltung ist aus dem Semester WiSe 2020/21 , Aktuelles Semester: SoSe 2024