Zur Seitennavigation oder mit Tastenkombination für den accesskey-Taste und Taste 1 
Zum Seiteninhalt oder mit Tastenkombination für den accesskey und Taste 2 

Foto: Matthias Friel

Chipentwurf - Einzelansicht

Veranstaltungsart Vorlesung/Übung Veranstaltungsnummer 551921
SWS Semester WiSe 2022/23
Einrichtung Institut für Informatik und Computational Science   Sprache deutsch
Belegungsfrist 04.10.2022 - 10.11.2022

Belegung über PULS
Gruppe 1:
     jetzt belegen / abmelden
    Tag Zeit Rhythmus Dauer Raum Lehrperson Ausfall-/Ausweichtermine Max. Teilnehmer/-innen
Einzeltermine anzeigen
Vorlesung Fr 10:00 bis 12:00 wöchentlich 21.10.2022 bis 10.02.2023  2.70.0.08 Breitenreiter ,
Prof. Dr. Krstic ,
Zhao
23.12.2022: Akademische Weihnachtsferien
30.12.2022: Akademische Weihnachtsferien
Einzeltermine anzeigen
Übung Fr 12:00 bis 14:00 wöchentlich 21.10.2022 bis 10.02.2023  2.70.0.05 Breitenreiter ,
Prof. Dr. Krstic ,
Zhao
23.12.2022: Akademische Weihnachtsferien
30.12.2022: Akademische Weihnachtsferien
Kommentar

There will be no lecturing activities on October 21st.

 

First introductory lecture will be on October 28th at 10 AM. Introductory excercises will be on the same day from 12:30.

 

 

Voraussetzungen

Grundlagen der Informationsverarbeitung

Leistungsnachweis

Die Leistungsbewertung erfolgt basierend auf Projektergebnissen und mündlichen Prüfung

Lerninhalte

Beim Design eingebetteter Systeme ist das Zusammenspiel von Software- und Hardwarekomponenten sehr wichtig. Die Grundlage beim Hardwareentwurf ist das Verständnis von diversen Schaltungskonzepten und Designmethodiken. In diesem Zusammenhang soll die Lehrveranstaltung das Konzept von synchronen und asynchronen Designs vorstellen. Aufbauend darauf soll der Entwicklungsprozess von Hardware-Systemen anhand von ASIC- und FPGA-Implementierungen exemplarisch nachvollzogen werden. Ziel dieses Kurses ist das Verständnis der Studenten in Bezug auf Hardwaredesign zu erweitern.

Hier ist die detaillierte Liste der Themen:

-          Einführung, VLSI Design

-          Hardwareentwurfprinzipien

-          Advanced VHDL für Logiksynthese

-          Asynchrone Designmethoden

-          ASIC Designflow (Logiksynthese, Layout, Verification)

-          FPGA Design

-          Chip Fertigungsprozess und Chiptest

Diese Veranstaltung beinhaltet Beispiele aus der Praxis und erfordert eine aktive Arbeit der Studenten. Durch diesen Kurs werden die Studierenden in der Lage sein, den Chip zu entwerfen, der tatsächlich im IHP produziert wird. Sie würden auch einen Überblick über die Chip-Produktion bekommen. Schließlich können die Studierenden den tatsächlich produzierten Chip testen.


Strukturbaum
Keine Einordnung ins Vorlesungsverzeichnis vorhanden. Veranstaltung ist aus dem Semester WiSe 2022/23 , Aktuelles Semester: SoSe 2024